Электронный архив
Донецкого национального технического университета (г.Донецк)
Electronic archive of Donetsk national technical university (Donetsk)
 

eaDonNTU, Donetsk >
Факультет компьютерных наук и технологий >
Кафедра вычислительной математики и программирования >
Статті кафедри обчислювальної математики і програмування >

Please use this identifier to cite or link to this item: http://ea.donntu.org/handle/123456789/29394

Title: Оптимизация схемы адресации КМУУ с элементарными цепями
Authors: Баркалов, А.А.
Ефименко, К.Н.
Зеленева, И.Я.
Keywords: КМУУ
ЭОЛЦ
ГСА
FPGA
логическая схема
Issue Date: 2013
Publisher: Донецк: ДонНТУ
Citation: Баркалов А.А., Ефименко К.Н., Зеленева И.Я. Оптимизация схемы адресации КМУУ с элементарными цепями// Наукові праці ДонНТУ. Серія: обчислювальна техніка та автоматизація. №1 (24) / – Донецьк: ДонНТУ. – 2013. –С.214-221.
Abstract: Предлагается метод уменьшения аппаратурных затрат в схеме КМУУ с элементарными цепями, ориентированный на технологию FPGA. Метод основан на использовании трех источников кодов классов псевдоэквивалентных ЭОЛЦ и мультиплексора, позволяющего выбрать один из этих источников. Такой подход позволит уменьшить число LUT элементов в схеме адресации КМУУ. Приведен пример применения предложенного метода.
Description: A.A. Barkalov, K.N. Efimenko, I.J. Zelenjova. Optimization of addressing circuit for CMCU with elementary chains. The article is devoted to development of methods of synthesis and optimization of compositional microprogram control units (CMCU) of FPGA (field-programmable logic arrays). For optimization of resources of a system-on-a-chip used at realization of the compositional microprogram control unit the method of a structural reduction. A method for reducing the hardware amount in the circuit of CMCU with elementary chains is proposed oriented on FPGA technology. The method is based on the use of three sources of codes classes of pseudoequivalent EOLC (elementary operational linear chains) and a multiplexer to choose one of these sources. Such an approach would reduce the number of LUT (look-up table)-elements in the addressing circuit of CMCU. Application of the specified method to the finite state machine of addressing CMCU, under its implementation with FPGA, leads to reduction of the number of LUT-elements in the circuit of the control unit. Results of research of the developed structures are resulted, allowing defining their efficiency and an area of optimum application. An example of the proposed method application is given.
URI: http://ea.donntu.org/handle/123456789/29394
Appears in Collections:Статті кафедри обчислювальної математики і програмування

Files in This Item:

File Description SizeFormat
Статья_2_2013.pdf214.84 kBAdobe PDFView/Open

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.